Yazdır

DERS BİLGİLERİ
Ders KodDers AdT+U SaatYarıyılAKTS
EEEN 205SAYISAL SİSTEMLER - I3 + 03. Yarıyıl3,5

DERS TANIMI
Ders Düzeyi Lisans
Ders Türü Zorunlu
Dersin Amacı Sayısal sistemlerin temel çalışma prensiplerini kavrayarak, sayısal prensiplerle çalışan tasarımlar gerçekleştirmek. Bu tasarımları modül devrelere dönüştürmek. Modüler tasarım yapabilme becerisini öğrenciye kazandırmaktır.
Ders İçeriği Sayısal Sistemlere Giriş, Sayı Sistemleri ve işlemler, Kodlama sitemleri, Boolean Cebri ve Lojik Kapı Elemanları, Lojik kapı devreleri üzerinde sadeleşme ve minimizasyon işlemleri, Kombinasyonel Lojik Devreler, Senkron Ardışık Lojik Devreler, Registerler ve Sayıcılar.
Ders Ön Koşul Dersin ön koşulu yok.
Ders Yan Koşul Dersin yan koşulu yok.
Öğretim Sistemi Yüz Yüze

DERS ÖĞRENME KAZANIMLARI
1Sayısal sistemler ile ilgili temel kavramları bilir.
2Sayı sistemleri ile ilgili işlem ve analiz yapabilir.
3Boolean cebri teoremlerini bilir ve analiz edebilir.
4Lojik fonksiyonları sadeleştirebilir ve indirgeyebilir.
5Kombinasyonel devre elemanlarının temel çalışma özelliklerini bilir.
6Kodlayıcı, Kod Çözücü, Çoğullayıcı tasarımları yapabilir.
7Display sistemlerini kullanmayı bilir, özel kod çözücü devre tasarımı gerçekleştirebilir.
8Hafıza elemanlarını temel çalışma özelliklerini bilir.
9Modüler tasarım yapmayı bilir.

DERS ÖĞRENME KAZANIMININ PROGRAM YETERLİLİKLERİNE KATKISI
NoPY 01PY 02PY 03PY 04PY 05PY 06PY 07PY 08PY 09PY 10PY 11
ÖK 00135342312 11
ÖK 00255542213 11
ÖK 00355343213 11
ÖK 00445342312 11
ÖK 00534543212 11
ÖK 00623543212 11
ÖK 00733542212 11
ÖK 00833541111 11
ÖK 00933541111 11
Ara Toplam313639361918918 99
Katkı34442212011

AKTS / İŞ YÜKÜ TABLOSU
EtkinlikSayısıSüresi (Saat)Toplam İş Yükü (Saat)
Ders Süresi(14 hafta/teorik+uygulama)14342
Sınıf Dışı Ders Çalışma Süresi(Ön çalışma, pekiştirme)14114
Arasınavlar(hazırlık süresi dahil)11515
Yarıyıl Sonu Sınavı(hazırlık süresi dahil)12020
Toplam İş Yükü

Dersin AKTS Kredisi






91

3,5
DERS ŞUBELERİ
 Dönem seçiniz :   


 Ders DönemiŞube NoDersi Veren Öğretim Elemanı
Detay 2023-2024 Güz1AHMET ÖZEK
Detay 2023-2024 Güz2SERDAR TEZ


Yazdır

Ders Şube Detayları
Dersin Kodu Dersin Ad Saat (T+P) Şube No Öğretim Dili Şube Dönemi
EEEN 205 SAYISAL SİSTEMLER - I 3 + 0 1 Türkçe 2023-2024 Güz
Öğretim Elemanı  E-Posta  İç Hat  Ders Yeri Devam Zorunluluğu
Dr. Öğr. Üyesi AHMET ÖZEK ozek@pau.edu.tr MUH A0233 Dersin Devam Yüzdesi : %70
Amaç Sayısal sistemlerin temel çalışma prensiplerini kavrayarak, sayısal prensiplerle çalışan tasarımlar gerçekleştirmek. Bu tasarımları modül devrelere dönüştürmek. Modüler tasarım yapabilme becerisini öğrenciye kazandırmaktır.
İçerik Sayısal Sistemlere Giriş, Sayı Sistemleri ve işlemler, Kodlama sitemleri, Boolean Cebri ve Lojik Kapı Elemanları, Lojik kapı devreleri üzerinde sadeleşme ve minimizasyon işlemleri, Kombinasyonel Lojik Devreler, Senkron Ardışık Lojik Devreler, Registerler ve Sayıcılar.
Haftalık Konu Başlıkları
HaftaKonular
1 Sayısal Sistemlere Giriş, Dijital Kosept, (Dijital ve Analog Kavramları, İkili sayılar, Lojik seviyeler ve dalga formları, Temel Lojik Fonksiyonlar ve İşlemleri
2 Sayı Sistemleri (İkili, Sekizli, Onlu,Onaltılı) ve işlemleri, Kodlama Sistemleri (İkili kodlama sistemleri, Ağırlıklı ve ağırlıksız kodlama, Hata tespiti, Alfanümerik (nümerik olmayan) kodlamalar, Kod çeviriciler, Eşlik bilgisi üreteci ve denetçisi)
3 Boolen Cebri ve Lojik Kapı Elemanları (Temel tanımlamalar ve teoremler, Lojik Fonksiyonların kanonik ve standart açılım formları, Lojik kapı elemanları ve bunların entegre devre olarak üretim ve kullanım bilgileri)
4 Lojik fonksiyonların en genel açık formlarının türetilmesi, Minterm ve Maxterm Kavramları, Fonksiyon sadeleştirme (Boolean Teoremlerini kullanarak) ve tek tip devre elemanı kullanarak lojik devre tasarımı gerçekleştirilmesi
5 Lojik fonksiyonların Karnough Haritaları yardımıyla görsel olarak sadeleştirilmesi ve minimizasyonu)
6 Combinational Logic (Introduction to Combinational Logic, Analysis and design procedures, Binary Adder-Subtractor, Decimal Adder)
7 Kombinasyonel Lojik Devreler (Lojik karşılaştırıcılar, Kod çözücüler ve kodlayıcılar)
8 Kombinasyonel Lojik Devreler (Çoğullayıcılar: Mux ve Demux
9 Ara Sınav
10 Senkron Ardışık Lojik Devreler (Senkron Lojik Devrelere Giriş, Flip-Flop devreleri, Latch Yapıları)
11 Senkron Ardışık Lojik Devreler (Analysis of Clocked Circuits, Master-Slave operations)
12 Senkron Ardışık Lojik Devreler (Time Diagram Analysis, Flip-Flops operation characteristics, Frequency Division)
13 Yazmaç(kaydedici) ve Kaydırmalı Yazmaçlar
14 Sayıcı Devreleri (Ripple, senkron ve diğer sayaçlar)
Materyaller
Materyal belirtilmemiştir.
Kaynaklar
KaynaklarKaynak Dili
1- A. Özek, Ders Notları, 2011.Türkçe
2- M. Morris MANO, Dijital Tasarım, 3. Basımdan Çeviri, Akademi Yayıncılık, 2007. Türkçe
3- M. Morris MANO, Digital Desin, Fourth Ed., Prentice-Hall, 2007 English
1- Sajjan G. Shjiva, Introduction to Logic Design, Second Ed., Marcel Dekker, 1998. English
2- Anil K. Maini, Digital Electronics: Principles, Devices and Applications, John Wiley, 2007. English
3- Tomas L. Floyd, Digital Fundamentals, Prentice-Hall, 2006. English
Ders Değerlendirme Sistemi
Değerlendirme YöntemiKatkı Yüzdesi (%)Değerlendirme Yöntemi Ad
Dönem Sonu Sınavı60Dönem Sonu Sınavı
Ara Sınav40Ara Sınav
T+U : Teorik + Pratik
PY: Program Yeterlilikleri
ÖK: Ders Öğrenme Kazanımları